Поиск по сайту

up
Banner
Banner

amd seattle

AMD Ambidextrous Computing - новая стратегия компании AMD

На днях компания AMD представила амбициозную стратегию своего дальнейшего развития в ближайшей и среднесрочной перспективе - AMD Ambidextrous Computing. Она связана с тесным использованием наработок в сфере x86- и ARM-микроархитектур для создания уникальных продуктов на рынке. При этом AMD планирует не только отстаивать свои позиции в сегментах традиционных ПК и графических адаптеров, но и активнее бороться на рынках профессиональной графики, микросерверов, встроенных систем, энергоэффективных клиентов и других.

AMD Ambidextrous Computing

AMD Ambidextrous Computing

AMD Ambidextrous Computing

Первым шагом на пути AMD Ambidextrous Computing является вывод на рынок серий AMD Kaveri, а также AMD Beema и AMD Mullins, поскольку решения AMD Kaveri являются первыми APU с поддержкой HSA-технологий, а модели AMD Beema и AMD Mullins первыми в мире интегрировали в свой состав специальный ARM-процессор.

Следующим шагом станет дебют 28-нм 64-битного серверного ARM-процессора AMD Seattle, который станет одним из первых решений подобного класса в мире. Он позволить привнести высокий уровень энергоэффективности в сегмент микросерверов.

AMD Ambidextrous Computing

Модель AMD Seattle сочетает в себе до 8-ми процессорных ядер с дизайном ARM Cortex A57, до 4-х МБ кэш-памяти L2 и 8 МБ кэш-памяти L3. К тому же она обеспечивает поддержку до 128 ГБ памяти (на один процессор) стандартов DDR3 / DDR4 в двухканальном режиме, тактовая частота которой может достигать 1866 МГц. При этом могут использоваться модули как с ECC-коррекцией, так и без нее.

AMD Ambidextrous Computing

В 2015 году нас ожидает демонстрация первых 20-нм APU, созданных в рамках проекта «SkyBridge». Главная их особенность состоит в том, что будет использоваться единая структура AMD SoC, предполагающая взаимозаменяемость ARM и x86-решений, включая единый стандарт процессорного разъема для этих микроархитектур. Это позволит конечному потребителю самостоятельно выбирать оптимальную версию процессора для своей системы.

AMD Ambidextrous Computing

В частности, x86-варианты данных 20-нм APU будут базироваться на новом поколении микроархитектуры AMD Puma+, которая была представлена в процессорах серий AMD Beema и AMD Mullins. В свою очередь ARM-версии будут использовать улучшенный 64-битный вариант дизайна ARM Cortex A57. При этом обе версии будут применять HSA-технологии и графические ядра на основе микроархитектуры AMD GCN.

AMD Ambidextrous Computing

Еще одним важным анонсом стала разработка новой высокопроизводительной и энергоэффективной микроархитектуры под кодовым названием «AMD K12», которая базируется на 64-битном ARM-дизайне. Судя по имеющейся информации, она придет на смену дизайна ARM Cortex A57. Первые решения на основе AMD K12 должны быть представлены в 2016 году.

AMD Ambidextrous Computing

Однако здесь следует еще раз уточнить, что AMD Ambidextrous Computing позиционируется компанией именно для микросерверов, встроенных систем, энергоэффективных клиентов и других подобных сегментов рынка. Также компания AMD подчеркнула, что она и дальше будет заниматься разработкой новых х86-микроархитектур. Поэтому она не собирается оставлять рынок традиционных ПК и графических адаптеров. Вполне возможно, что свои наработки в сфере лицензирования ARM-микроархитектуры она обязательно использует в новых решениях для массового рынка персональных компьютеров.

http://www.amd.com
Сергей Будиловский

beema   mullins   amd seattle   kaveri   ddr4   arm   apu   amd k12   amd ambidextrous computing  

Постоянная ссылка на новость

AMD готова начать поставки серверных 64-битных ARM SoC-процессоров Seattle в четвертом квартале

Рори Рид (Rory Read), который успешно возглавляет компанию AMD с августа 2011 года, накануне подтвердил намерение полупроводникового гиганта предоставить своим партнерам первые партии серверных чипов AMD Opteron из линейки с кодовым названием AMD Seattle уже в четвертом квартале текущего года. Вне всяких сомнений, этот анонс может стать заметным шагом вперед как для самой AMD, так и для индустрии в целом, ведь Advanced Micro Devices — первый крупный игрок на серверном рынке, который представит энергоэффективную ARM систему-на-чипе (SoC) с поддержкой 64-битных приложений. «Мы ловим волну в тот момент, когда она формируется. Этот сегмент рынка будет весьма важен для нас в ближайшие три, пять или даже десять лет» — сообщил CEO американской компании.

AMD Opteron A1150

Новая 28-нм система-на-чипе AMD Opteron A1150 объединит на одном кристалле четыре или восемь 64-битных вычислительных ядер ARM Cortex A-57, функционирующих на частоте вплоть до 2 ГГц, 4 МБ кэш-памяти второго уровня и до 8 МБ кэша L3. Также это серверное решение поддерживает до восьми портов SATA 6 Гбит/с, включает пару интегрированных сетевых адаптеров Ethernet и обеспечивает до 8-ми линий PCI Express. Более того, контролер оперативной памяти чипа AMD Opteron A1150 будет совместим не только с модулями типа DDR3, но и DDR4, правда добавить поддержку этого прогрессивного стандарта инженеры AMD обещают не сразу, а в течение двух лет.

AMD Opteron A1150

Безусловно, идея объединения экосистем х86 и ARM в одном продукте предполагает немалые выгоды для решения серверных задач и выглядит перспективно, ведь, как правило, эти задачи хорошо распределяются на параллельные потоки, а на первый план все чаще выходят такие показатели как энергоэффективность и тип микроархитектуры. Больше подробностей о линейке AMD Seattle в компании AMD планируют опубликовать ближе к дате официального анонса.

http://vr-zone.com
Михаил Шульга

amd seattle   ethernet   opteron   arm   amd  

Постоянная ссылка на новость

Серверные ARM-процессоры AMD Seattle ожидаются в четвертом квартале

Только на прошлой недели компания AMD анонсировала первое поколение систем-на-чипе, которые базируются на 64-битном ARM-ядре, как уже стало известно будущее данных решений. Наследниками этой серии будут процессоры AMD Seattle, которые будут производиться по 28-нанометровом техпроцессу и будут в 2-4 раза быстрее. Кроме того, в AMD Seattle будут встроенные контроллеры интерфейса SATA 6 Гбит/с, памяти DDR3/DDR4 и 10-гигабитной сети.

AMD Seattle

Процессоры AMD Seattle будут базироваться на ядре ARM Cortex-A57 IP, при этом количество их ядер будет составлять от 4 до 8. Объем кэша L2 будет составлять 4 МБ, кэш L3 – 8 МБ. Минимальное значение тактовой частоты самых слабых моделей AMD Seattle будет равно 2 ГГц. Встроенный контроллер оперативной памяти будет поддерживать до 128 ГБ стандарта DDR3 или DDR4.

Встроенные контроллеры интерфейсов AMD Seattle будут поддерживать восемь линий PCI Express 3.0, два 10-гигабитных сетевых порта и восемь разъемов SATA 6 Гбит/с. Максимальное энергопотребление процессоров AMD Seattle пока официально не объявлено, однако, по данным с презентации AMD в январе этого года, оно не должно превышать 25 Вт для восьмиядерных моделей.

http://www.cpu-world.com
Андрей Серебрянский

arm   amd seattle   cortex-a57   pci express   ddr3  

Постоянная ссылка на новость

Показать еще

Banner